commande_bg

des produits

Nouveau service de nomenclature de Circuits intégrés d'origine super septembre WQFN32 DS90UB933TRTVRQ1 DS90UB933 UB933Q

brève description:

Le dispositif DS90UB933-Q1 offre une interface FPD-Link III avec un canal aller haute vitesse et un canal de contrôle bidirectionnel pour la transmission de données sur un seul câble coaxial ou une paire différentielle.Le dispositif DS90UB933-Q1 intègre une signalisation différentielle sur les chemins de données du canal aller à grande vitesse et du canal de contrôle bidirectionnel.La paire sérialiseur/désérialiseur est destinée aux connexions entre les imageurs et les processeurs vidéo dans une unité de commande électronique (ECU).Cet appareil est idéal pour piloter des données vidéo nécessitant jusqu'à 12 bits de profondeur de pixels plus deux signaux de synchronisation ainsi qu'un bus de canal de contrôle bidirectionnel.


Détail du produit

Mots clés du produit

Attributs du produit

TAPER DESCRIPTION

SÉLECTIONNER

Catégorie Circuits intégrés (CI)

Interface

Sérialiseurs, désérialiseurs

 

 

 

Fabricant Texas Instruments

 

Série Automobile, AEC-Q100

 

Emballer Bande et bobine (TR)

Bande coupée (CT)

Digi-Reel®

 

 

 

État du produit Actif

 

Fonction Sérialiseur

 

Débit de données -

 

Type d'entrée LVCMOS

 

Le type de sortie LVCMOS

 

Nombre d'entrées 12

 

Nombre de sorties 2

 

Tension - Alimentation 1,71 V ~ 1,89 V

 

Température de fonctionnement -40°C ~ 105°C (TA)

 

Type de montage Montage en surface

 

Colis/Caisse Tampon exposé 32-WFQFN

 

Package d'appareil du fournisseur 32-WQFN (5x5)

 

Numéro de produit de base DS90UB933  
SPQ 2500 pièces  

 

Attributs du produit

Interface est un mot-clé pour les opérations d'interface dans les langages de programmation orientés objet.La fonction consiste à combiner les membres requis pour encapsuler une collection de certaines fonctions.C'est comme un modèle dans lequel vous définissez les membres qu'un objet doit implémenter, via une classe ou une structure pour l'implémenter.Les interfaces ne peuvent pas être instanciées directement, c'est-à-dire que ICount ic=new iCount() est faux.Une interface ne peut contenir aucun code pour les membres, seuls les membres eux-mêmes sont définis.

Caractéristiques du DS90UB933-Q1

    • AEC-Q100 qualifié pour les applications automobiles avec les résultats suivants :
      • Niveau de température de l'appareil 2 : température ambiante de fonctionnement de –40 °C à +105 °C
    • Prise en charge de l'horloge de pixel d'entrée de 37,5 MHz à 100 MHz
    • Fonctionnement robuste Power-Over-Coaxial (PoC)
    • Charge utile de données programmable :
      • Charge utile 10 bits jusqu'à 100 MHz
      • Charge utile 12 bits jusqu'à 100 MHz
    • Canal d'interface de contrôle bidirectionnel continu à faible latence avec prise en charge I2C à 400 kHz
    • Horloge intégrée avec codage équilibré DC pour prendre en charge les interconnexions couplées AC
    • Capable de conduire jusqu'à 15 m de câbles coaxiaux ou à paires torsadées blindées (STP)
    • 4 entrées/sorties dédiées à usage général (GPIO)
    • Entrées parallèles compatibles 1,8 V, 2,8 V ou 3,3 V sur le sérialiseur
    • Alimentation unique à 1,8 V
    • Conforme aux normes ISO 10605 et CEI 61000-4-2 ESD

Description du DS90UB933-Q1

Le dispositif DS90UB933-Q1 offre une interface FPD-Link III avec un canal aller haute vitesse et un canal de contrôle bidirectionnel pour la transmission de données sur un seul câble coaxial ou une paire différentielle.Le dispositif DS90UB933-Q1 intègre une signalisation différentielle sur les chemins de données du canal aller à grande vitesse et du canal de contrôle bidirectionnel.La paire sérialiseur/désérialiseur est destinée aux connexions entre les imageurs et les processeurs vidéo dans une unité de commande électronique (ECU).Cet appareil est idéal pour piloter des données vidéo nécessitant jusqu'à 12 bits de profondeur de pixels plus deux signaux de synchronisation ainsi qu'un bus de canal de contrôle bidirectionnel.

L'utilisation de la technologie d'horloge intégrée de TI permet une communication transparente en duplex intégral sur une seule paire différentielle, transportant des informations de canal de contrôle asymétrique-bidirectionnel.Ce flux série unique simplifie le transfert d'un large bus de données sur les traces et les câbles du PCB en éliminant les problèmes de biais entre les données parallèles et les chemins d'horloge.Cela permet de réduire considérablement les coûts du système en rétrécissant les chemins de données, ce qui réduit les couches de circuits imprimés, la largeur des câbles ainsi que la taille et les broches des connecteurs.Le codage/décodage interne équilibré en courant continu est utilisé pour prendre en charge les interconnexions couplées en courant alternatif.


  • Précédent:
  • Suivant:

  • Écrivez votre message ici et envoyez-le-nous