commande_bg

des produits

Circuit intégré XC6VLX240T-2FFG1759I nouveau et Original

brève description:


Détail du produit

Mots clés du produit

Attributs du produit

TAPER DESCRIPTION
Catégorie Circuits intégrés (CI)

Intégré

FPGA (Field Programmable Gate Array)

Fabricant AMD Xilinx
Série Virtex®-6 LXT
Emballer Plateau
État du produit Actif
Nombre de LAB/CLB 18840
Nombre d'éléments logiques/cellules 241152
Nombre total de bits de RAM 15335424
Nombre d'E/S 720
Tension – Alimentation 0,95 V ~ 1,05 V
Type de montage Montage en surface
Température de fonctionnement -40 °C ~ 100 °C (TJ)
Colis/Caisse 1759-BBGA, FCBGA
Package d'appareil du fournisseur 1759-FCBGA (42,5 × 42,5)
Numéro de produit de base XC6VLX240

Documents et médias

TYPE DE RESSOURCE LIEN
Feuilles de données Fiche technique du FPGA Virtex-6

Présentation de la famille FPGA Virtex-6

Modules de formation sur les produits Présentation du FPGA Virtex-6
Informations environnementales Certifié RoHS de Xiliinx

Certifié Xilinx REACH211

Conception/Spécification PCN Avis sans plomb pour les navires croisés 31/octobre/2016

Matériel de développement multiple Chg 16/déc/2019

Classifications environnementales et d'exportation

ATTRIBUT DESCRIPTION
Statut RoHS Conforme ROHS3
Niveau de sensibilité à l'humidité (MSL) 4 (72 heures)
Statut REACH REACH non affecté
ECCN 3A001A7A
HTSUS 8542.39.0001

Présentation des FPGA XC6VLX240T-2FFG1759I

Les FPGA XC6VLX240T-2FFG1759I constituent la base de silicium programmable pour les plates-formes de conception ciblées qui fournissent des composants logiciels et matériels intégrés pour permettre aux concepteurs de se concentrer sur l'innovation dès le début de leur cycle de développement.Utilisant l'architecture basée sur des colonnes ASMBL (Advanced Silicon Modular Block) de troisième génération, le Xilinx XC6VLX240T-2FFG1759I contient de nombreux blocs intégrés au niveau du système.Ces fonctionnalités permettent aux concepteurs logiques d'intégrer les plus hauts niveaux de performances et de fonctionnalités dans leurs systèmes basés sur FPGA.Construits sur une technologie de traitement du cuivre de pointe de 40 nm, les FPGA XC6VLX240T-2FFG1759I constituent une alternative programmable à la technologie ASIC personnalisée.offrent la meilleure solution pour répondre aux besoins des concepteurs de logiques hautes performances, des concepteurs de DSP hautes performances et des concepteurs de systèmes embarqués hautes performances avec des capacités de logique, de DSP, de connectivité et de microprocesseur logiciel sans précédent.

La série Xilinx FPGA (Field Programmable Gate Array) XC6VLX240T-2FFG1759I est un Virtex-6 LXT FPGA 720 I/O 1759FCBGA, affichez les substituts et les alternatives ainsi que les fiches techniques, les stocks et les prix auprès des distributeurs agréés sur FPGAkey.com, et vous pouvez également rechercher d'autres produits FPGA.

 

 

Caractéristiques
Trois sous-familles :
FPGA Virtex-6 LXT : logique hautes performances avec connectivité série avancée
FPGA Virtex-6 SXT : capacité de traitement du signal la plus élevée avec connectivité série avancée
FPGA Virtex-6 HXT : connectivité série à bande passante la plus élevée
Compatibilité entre les sous-familles
Les appareils LXT et SXT sont compatibles avec l'empreinte dans le même package
Logique FPGA avancée et hautes performances
Véritable technologie de table de recherche (LUT) à 6 entrées
Option double LUT5 (LUT à 5 entrées)
Paire LUT/double bascule pour les applications nécessitant un mélange de registres riche
Efficacité de routage améliorée
Option de RAM LUT distribuée 64 bits (ou deux 32 bits) par LUT à 6 entrées
SRL32/double SRL16 avec option de sorties enregistrées
Puissants gestionnaires d'horloge en mode mixte (MMCM)
Les blocs MMCM fournissent une mise en mémoire tampon sans retard, une synthèse de fréquence, un déphasage d'horloge, un filtrage de la gigue d'entrée et une division d'horloge en phase adaptée
Bloc de 36 Ko de RAM/FIFO
Technologie SelectIO parallèle hautes performances
Tranches DSP48E1 avancées
Options de configuration flexibles
Interface SPI et Flash Parallèle
Prise en charge multi-bitstream avec logique de reconfiguration de secours dédiée
Détection automatique de la largeur du bus
Capacité de surveillance du système sur tous les appareils
Surveillance thermique et de tension d'alimentation sur puce/hors puce
Accès JTAG à toutes les quantités surveillées
Blocs d'interface intégrés pour les conceptions PCI Express
Émetteurs-récepteurs GTX : jusqu'à 6,6 Gb/s
Débits de données inférieurs à 480 Mb/s pris en charge par le suréchantillonnage dans la logique FPGA.
Émetteurs-récepteurs GTH : 2,488 Gb/s au-delà de 11 Gb/s
Bloc MAC Ethernet 10/100/1000 Mb/s intégré
Prend en charge 1000BASE-X PCS/PMA et SGMII à l'aide d'émetteurs-récepteurs GTX
Prend en charge MII, GMII et RGMII à l'aide des ressources technologiques SelectIO
Prise en charge de 2 500 Mb/s disponible
Technologie de traitement CMOS cuivre 40 nm
Tension de base de 1,0 V (grades de vitesse -1, -2, -3 uniquement)
Option de tension de base de 0,9 V à faible puissance (grade de vitesse -1 L uniquement)
Boîtier flip-chip à haute intégrité du signal disponible en options de boîtier standard ou sans plomb


  • Précédent:
  • Suivant:

  • Écrivez votre message ici et envoyez-le-nous