DS90UB914ATRHSRQ1 Original Brand New QFN DS90UB914ATRHSRQ1 avec le vendeur RE-VALIDATE Offre Pleas
Attributs du produit
TAPER | DESCRIPTION | SÉLECTIONNER |
Catégorie | Circuits intégrés (CI) Interface Sérialiseurs, désérialiseurs |
|
Fabricant | Texas Instruments | |
Série | Automobile, AEC-Q100 | |
Emballer | Bande et bobine (TR) Bande coupée (CT) Digi-Reel® |
|
État du produit | Actif | |
Fonction | Désérialiseur | |
Débit de données | 1,4 Gbit/s | |
Type d'entrée | FPD-Link III, LVDS | |
Le type de sortie | LVCMOS | |
Nombre d'entrées | 1 | |
Nombre de sorties | 12 | |
Tension - Alimentation | 1.71V ~ 3.6V | |
Température de fonctionnement | -40°C ~ 105°C (TA) | |
Type de montage | Montage en surface | |
Paquet/caisse | 48-WFQFN Coussin exposé | |
Ensemble d'appareils du fournisseur | 48-WQFN (7x7) | |
Numéro de produit de base | DS90UB914 | |
SPQ | 1000PCS |
Un sérialiseur/désérialiseur (SerDes) est une paire de blocs fonctionnels couramment utilisés dans les communications à haut débit pour compenser les entrées/sorties limitées.Ces blocs convertissent les données entre les données série et les interfaces parallèles dans chaque direction.Le terme "SerDes" fait référence de manière générique aux interfaces utilisées dans diverses technologies et applications.L'utilisation principale d'un SerDes est de fournir une transmission de données sur une seule ligne ou unpaire différentielleafin de minimiser le nombre de broches d'E/S et d'interconnexions.
La fonction de base de SerDes est composée de deux blocs fonctionnels : le bloc Parallel In Serial Out (PISO) (alias convertisseur parallèle-série) et le bloc Serial In Parallel Out (SIPO) (alias convertisseur série-parallèle).Il existe 4 architectures SerDes différentes : (1) SerDes à horloge parallèle, (2) SerDes à horloge intégrée, (3) SerDes 8b/10b, (4) SerDes entrelacés de bits.
Le bloc PISO (entrée parallèle, sortie série) a généralement une entrée d'horloge parallèle, un ensemble de lignes d'entrée de données et des verrous de données d'entrée.Il peut utiliser un dispositif interne ou externeboucle à verrouillage de phase (PLL)pour multiplier l'horloge parallèle entrante jusqu'à la fréquence série.La forme la plus simple du PISO a un seulregistre à décalagequi reçoit les données parallèles une fois par horloge parallèle et les décale à la fréquence d'horloge série la plus élevée.Les implémentations peuvent également utiliser undouble tamponinscrivez-vous pour évitermétastabilitélors du transfert de données entre domaines d'horloge.
Le bloc SIPO (Serial Input, Parallel Output) a généralement une sortie d'horloge de réception, un ensemble de lignes de sortie de données et des bascules de données de sortie.L'horloge de réception peut avoir été récupérée à partir des données par lerécupération d'horlogetechnique.Cependant, les SerDes qui ne transmettent pas d'horloge utilisent une horloge de référence pour verrouiller la PLL sur la bonne fréquence Tx, en évitant les basses fréquences.fréquences harmoniquesprésent dans leflux de données.Le bloc SIPO divise ensuite l'horloge entrante au débit parallèle.Les implémentations ont généralement deux registres connectés en tant que double tampon.Un registre est utilisé pour synchroniser le flux série et l'autre est utilisé pour conserver les données du côté parallèle plus lent.
Certains types de SerDes incluent des blocs d'encodage/décodage.Le but de ce codage/décodage est généralement de placer au moins des limites statistiques sur le taux de transitions du signal pour permettre unerécupération d'horlogedans le récepteur, pour fournirencadrement, et de fournirÉquilibre CC.
Caractéristiques du DS90UB914A-Q1
- Qualifié pour les applications automobiles AEC-Q10025-MHz à 100-MHz Input Pixel Clock Support
- Niveau de température de l'appareil 2 : -40℃ à +105℃ plage de température ambiante de fonctionnement
- Dispositif HBM Niveau de classification ESD ±8kV
- Appareil CDM ESD classification niveau C6
- Charge utile de données programmable : canal d'interface de contrôle bidirectionnel continu à faible latence avec prise en charge I2C à 400 kHz
- Charge utile 10 bits jusqu'à 100 MHz
- Charge utile 12 bits jusqu'à 75 MHz
- Multiplexeur 2:1 pour choisir entre deux images d'entrée
- Capable de recevoir plus de 15 m de câbles coaxiaux ou 20 m de câbles blindés à paires torsadées
- Fonctionnement Power-Over-Coaxial (PoC) robuste
- L'égaliseur de réception s'adapte automatiquement aux changements de perte de câble
- Broche de rapport de sortie LOCK et fonction de diagnostic @SPEED BIST pour valider l'intégrité de la liaison
- Alimentation unique à 1,8 V
- Conforme aux normes ISO 10605 et CEI 61000-4-2 ESD
- Atténuation EMI/EMC avec spectre étalé programmable (SSCG) et sorties échelonnées du récepteur
Descriptif du DS90UB914A-Q1
Le dispositif DS90UB914A-Q1 offre une interface FPD-Link III avec un canal aller haut débit et un canal de contrôle bidirectionnel pour la transmission de données sur un seul câble coaxial ou une paire différentielle.Le dispositif DS90UB914A-Q1 intègre une signalisation différentielle sur les chemins de données du canal aller haut débit et du canal de contrôle bidirectionnel.Le désérialiseur est destiné aux connexions entre les imageurs et les processeurs vidéo dans un ECU (unité de contrôle électronique).Cet appareil est parfaitement adapté pour piloter des données vidéo nécessitant jusqu'à 12 bits de profondeur de pixel plus deux signaux de synchronisation avec un bus de canal de contrôle bidirectionnel.
Le désérialiseur comporte un multiplexeur pour permettre la sélection entre deux imageurs d'entrée, un actif à la fois.Le transport vidéo principal convertit les données 10 bits ou 12 bits en un seul flux série à haut débit, ainsi qu'un transport de canal de contrôle bidirectionnel à faible latence séparé qui accepte les informations de contrôle d'un port I2C et est indépendant de la période de suppression de la vidéo.
L'utilisation de la technologie d'horloge intégrée de TI permet une communication en duplex intégral transparente sur une seule paire différentielle, transportant des informations de canal de contrôle bidirectionnel asymétrique.Ce flux série unique simplifie le transfert d'un large bus de données sur les pistes et le câble PCB en éliminant les problèmes d'asymétrie entre les données parallèles et les chemins d'horloge.Cela réduit considérablement les coûts du système en rétrécissant les chemins de données qui, à leur tour, réduisent les couches de PCB, la largeur des câbles, ainsi que la taille et les broches des connecteurs.De plus, les entrées du désérialiseur fournissent une égalisation adaptative pour compenser la perte du support sur de plus longues distances.Le codage/décodage interne équilibré en courant continu est utilisé pour prendre en charge les interconnexions couplées en courant alternatif.