commande_bg

des produits

XC2C256-7TQG144C QFP144 xilinx puces 1.8 V quantité d'entrée-sortie 118 FLASH PLD IC électronique

brève description:


Détail du produit

Mots clés du produit

Attributs du produit

TAPER DESCRIPTION

SÉLECTIONNER

Catégorie Circuits intégrés (CI)

Intégré

CPLD (dispositifs logiques programmables complexes)

 

 

 

Fabricant AMD Xilinx

 

Série CoolRunner II

 

Emballer Plateau

 

État du produit Actif

 

Type programmable Dans le système programmable

 

Temps de retard tpd(1) Max 6,7 ns

 

Alimentation en tension – Interne 1,7 V ~ 1,9 V

 

Nombre d'éléments/blocs logiques 16

 

Nombre de macrocellules 256

 

Nombre de portes 6000

 

Nombre d'E/S 118

 

Température de fonctionnement 0°C ~ 70°C (TA)

 

Type de montage Montage en surface

 

Colis/Caisse 144-LQFP

 

Package d'appareil du fournisseur 144-TQFP (20×20)

 

Numéro de produit de base XC2C256

 

Signaler une erreur d'informations sur le produit

Voir similaire

Documents et médias

TYPE DE RESSOURCE LIEN
Feuilles de données Fiche technique XC2C256

Famille CoolRunner-II CPLD

Informations environnementales Certifié RoHS de Xiliinx

Certifié Xilinx REACH211

Produit en vedette CPLD CoolRunner™-II
Assemblage/Origine PCN Mult Dev LeadFrame Chg 29/octobre/2018
Fiche technique HTML Fiche technique XC2C256

Classifications environnementales et d'exportation

ATTRIBUT DESCRIPTION
Statut RoHS Conforme ROHS3
Niveau de sensibilité à l'humidité (MSL) 3 (168 heures)
Statut REACH REACH non affecté
ECCN EAR99
HTSUS 8542.39.0001

 Un dispositif logique programmable complexe (CPLD) est un dispositif logique doté de tableaux ET/OU et de macrocellules entièrement programmables.Les macrocellules sont les principaux éléments constitutifs d'un CPLD, qui contiennent des opérations logiques complexes et une logique pour implémenter des expressions de forme normale disjonctives.Les tableaux AND/OR sont entièrement reprogrammables et responsables de l’exécution de diverses fonctions logiques.Les macrocellules peuvent également être définies comme des blocs fonctionnels chargés d'exécuter une logique séquentielle ou combinatoire.

 Un dispositif logique programmable complexe est un produit innovant par rapport aux dispositifs logiques antérieurs tels que les réseaux logiques programmables (PLA) et la logique de réseau programmable (PAL).Les premiers dispositifs logiques n'étaient pas programmables, la logique était donc construite en combinant plusieurs puces logiques.Un CPLD a une complexité entre les PAL et les réseaux de portes programmables sur site (FPGA).Il possède également les caractéristiques architecturales des PAL et des FPGA.La principale différence architecturale entre un CPLD et un FPGA réside dans le fait que les FPGA sont basés sur des tables de recherche, tandis que les CPLD sont basés sur une mer de portes.

Les caractéristiques communes des CPLD et des FPGA sont qu'ils disposent tous deux d'un grand nombre de portes et de dispositions logiques flexibles.Alors que les fonctionnalités communes entre les CPLD et les PAL incluent une mémoire de configuration non volatile.Les CPLD sont leaders sur le marché des dispositifs logiques programmables, offrant de multiples avantages tels qu'une programmation avancée, un faible coût, une non-volatilité et une facilité d'utilisation.

 UNdispositif logique programmable complexe(CPLD) est undispositif logique programmableavec une complexité entre celle dePALetFPGA, et les caractéristiques architecturales des deux.Le principal élément constitutif du CPLD est unmacrocellule, qui contient une logique implémentantforme normale disjonctiveexpressions et opérations logiques plus spécialisées.

Caractéristiques[modifier]

Certaines fonctionnalités du CPLD sont communes avecPAL:

  • Mémoire de configuration non volatile.Contrairement à de nombreux FPGA, une configuration externeROMn'est pas nécessaire et le CPLD peut fonctionner immédiatement au démarrage du système.
  • Pour de nombreux appareils CPLD existants, le routage contraint la plupart des blocs logiques à avoir des signaux d'entrée et de sortie connectés à des broches externes, réduisant ainsi les possibilités de stockage d'état interne et de logique en couches profondes.Ce n’est généralement pas un facteur pour les CPLD plus grands et les familles de produits CPLD plus récentes.

D'autres caractéristiques sont communes avecFPGA:

  • Grand nombre de portails disponibles.Les CPLD contiennent généralement l'équivalent de milliers à dizaines de milliers dedes portes logiques, permettant la mise en œuvre de dispositifs de traitement de données moyennement compliqués.Les PAL ont généralement quelques centaines d'équivalents de porte au maximum, tandis que les FPGA vont généralement de dizaines de milliers à plusieurs millions.
  • Certaines dispositions pour une logique plus souple quesomme de produitexpressions, y compris des chemins de rétroaction compliqués entre les cellules macro et une logique spécialisée pour implémenter diverses fonctions couramment utilisées, telles queentier arithmétique.

La différence la plus notable entre un grand CPLD et un petit FPGA est la présence d'une mémoire non volatile sur puce dans le CPLD, qui permet d'utiliser les CPLD pour «chargeur de démarrage", avant de céder le contrôle à d'autres appareils ne disposant pas de leur propre stockage de programme permanent.Un bon exemple est celui où un CPLD est utilisé pour charger les données de configuration d'un FPGA à partir d'une mémoire non volatile.[1]

Distinctions[modifier]

Les CPLD constituaient une étape évolutive par rapport aux appareils encore plus petits qui les précédaient,PLA(expédié d'abord parSignétiques), etPAL.Ceux-ci furent à leur tour précédés parlogique standardproduits, qui n'offraient aucune programmabilité et étaient utilisés pour créer des fonctions logiques en câblant physiquement plusieurs puces logiques standard (ou des centaines d'entre elles) ensemble (généralement avec un câblage sur une ou plusieurs cartes de circuits imprimés, mais parfois, notamment pour le prototypage, en utilisantenroulement de filcâblage).

La principale distinction entre les architectures de périphériques FPGA et CPLD est que les CPLD sont basés en interne surTables de recherche(LUT) tandis que les FPGA utilisentblocs logiques.

 


  • Précédent:
  • Suivant:

  • Écrivez votre message ici et envoyez-le-nous