Nouveau Original XQR17V16CC44V Spot Stock FPGA champ Programmable porte rangée logique Ic puce Circuits intégrés
Caractéristiques | |
Catégorie de mémoire | BAL DE PROMO |
Densité | 16777 kbit |
Nombre de mots | 2000k |
Bits par mot | 8 bits |
Type d'emballage | CÉRAMIQUE, LCC-44 |
Épingles | 44 |
Famille logique | CMOS |
Tension d'alimentation | 3,3 V |
Température de fonctionnement | -55 à 125 °C (-67 à 257 °F) |
Xilinx présente les PROM de configuration QML résistantes aux radiations haute densité de la série QPro™ XQR17V16 qui fournissent une méthode facile à utiliser et rentable pour stocker de grands flux binaires de configuration FPGA Xilinx.Le XQR17V16CC44V est un périphérique 3,3 V avec une capacité de stockage de 16 Mo et peut fonctionner en mode série ou en mode octet.pour un schéma fonctionnel simplifié de l'architecture du périphérique XQR17V16.
Lorsque le FPGA est en mode Master Serial, il génère une horloge de configuration qui pilote la PROM.Peu de temps d'accès après le front d'horloge montant, les données apparaissent sur la broche de sortie PROM DATA qui est connectée à la broche DIN du FPGA.Le FPGA génère le nombre approprié d'impulsions d'horloge pour terminer la configuration.Une fois configuré, il désactive la PROM.Lorsque le FPGA est en mode Slave Serial, la PROM et le FPGA doivent tous deux être cadencés par un signal entrant.
Lorsque le FPGA est en mode Master SelectMAP, il génère l'horloge de configuration qui pilote la PROM et le FPGA.Après le front montant CCLK, les données sont disponibles sur les broches PROM DATA (D0-D7).Les données seront synchronisées dans le FPGA sur le front montant suivant du CCLK.Lorsque le FPGA est en mode Slave SelectMAP, la PROM et le FPGA doivent tous deux être cadencés par un signal entrant.Un oscillateur libre peut être utilisé pour piloter le CCLK.Plusieurs appareils peuvent être concaténés en utilisant la sortie CEO pour piloter l'entrée CE de l'appareil suivant.Les entrées d'horloge et les sorties DATA de toutes les PROM de cette chaîne sont interconnectées.Tous les appareils sont compatibles et peuvent être mis en cascade avec d'autres membres de la famille.Pour la programmation des appareils, le logiciel Xilinx ISE Foundation ou ISE WebPACK compile le fichier de conception FPGA dans un format Hex standard, qui est ensuite transféré à la plupart des programmeurs PROM commerciaux.
Caractéristiques
• Immunité de verrouillage contre LET > 120 MeV/cm2/mg
• TID garanti de 50 kRad(Si) selon la spécification 1019,5
• Fabriqué sur substrat épitaxial
• Capacité de stockage de 16 Mbits
• Fonctionnement garanti sur toute la plage de températures militaires : –55°C à +125°C
• Mémoire en lecture seule programmable une fois (OTP) conçue pour stocker les flux binaires de configuration des dispositifs FPGA Xilinx
• Modes de configuration double
♦ Configuration série (jusqu'à 33 Mb/s)
♦ Parallèle (jusqu'à 264 Mb/s à 33 MHz)
• Interface simple avec les FPGA Xilinx QPro
• Possibilité de stockage en cascade pour stocker des flux binaires plus longs ou multiples
• Polarité de réinitialisation programmable (active High ou active Low) pour la compatibilité avec différentes solutions FPGA
• Processus à grille flottante CMOS basse consommation
• Tension d'alimentation de 3,3 V
• Disponible en boîtiers céramique CK44(1)
• Prise en charge de la programmation par les principaux fabricants de programmeurs
• Prise en charge de la conception à l'aide des progiciels ISE Foundation ou ISE WebPACK
• Conservation garantie des données pendant 20 ans
La programmation
Les appareils peuvent être programmés sur des programmateurs fournis par Xilinx ou des fournisseurs tiers qualifiés.L'utilisateur doit s'assurer que l'algorithme de programmation approprié et la dernière version du logiciel de programmation sont utilisés.Un mauvais choix peut endommager définitivement l'appareil.
Description
• Immunité de verrouillage contre LET > 120 MeV/cm2/mg
• TID garanti de 50 kRad(Si) selon la spécification 1019,5
• Fabriqué sur substrat épitaxial
• Capacité de stockage de 16 Mbits
• Fonctionnement garanti sur toute la plage de températures militaires : –55°C à +125°C
• Mémoire en lecture seule programmable une fois (OTP) conçue pour stocker les flux binaires de configuration des dispositifs FPGA Xilinx
• Modes de configuration double
♦ Configuration série (jusqu'à 33 Mb/s)
♦ Parallèle (jusqu'à 264 Mb/s à 33 MHz)
• Interface simple avec les FPGA Xilinx QPro
• Possibilité de stockage en cascade pour stocker des flux binaires plus longs ou multiples
• Polarité de réinitialisation programmable (active High ou active
Faible) pour la compatibilité avec différentes solutions FPGA
• Processus à grille flottante CMOS basse consommation
• Tension d'alimentation de 3,3 V
• Disponible en boîtiers céramique CK44(1)
• Assistance à la programmation par un programmeur leader
fabricants
• Prise en charge de la conception à l'aide de la Fondation ISE ou ISE
Progiciels WebPACK
• Conservation garantie des données pendant 20 ans