commande_bg

des produits

Circuit intégré LCMXO2-2000HC-4TG144C nouveau et original

brève description:

La famille MachXO2 de PLD non volatiles à ultra faible consommation, à allumage instantané, comprend six dispositifs avec des densités allant de 256 à 6 864 tables de recherche (LUT).En plus de la logique programmable à faible coût basée sur LUT, ces dispositifs sont dotés d'une RAM en bloc intégrée (EBR), d'une RAM distribuée, d'une mémoire flash utilisateur (UFM), de boucles à verrouillage de phase (PLL), d'une prise en charge d'E/S synchrones à source pré-conçue, d'une configuration avancée. prise en charge incluant la capacité de double démarrage et les versions renforcées de fonctions couramment utilisées telles que le contrôleur SPI, I2Contrôleur C et minuterie/compteur.Ces caractéristiques permettent à ces dispositifs d'être utilisés dans des applications grand public et système à faible coût et à volume élevé.


Détail du produit

Mots clés du produit

Attributs du produit

TAPER DESCRIPTION
Catégorie Circuits intégrés (CI)Embarqués - FPGA (Field Programmable Gate Array)
Fabricant Société de semi-conducteurs en treillis
Série MachXO2
Emballer Plateau
État du produit Actif
Nombre de LAB/CLB 264
Nombre d'éléments logiques/cellules 2112
Nombre total de bits de RAM 75776
Nombre d'E/S 111
Tension - Alimentation 2,375 V ~ 3,465 V
Type de montage Montage en surface
Température de fonctionnement 0°C ~ 85°C (JT)
Colis/Caisse 144-LQFP
Package d'appareil du fournisseur 144-TQFP (20x20)
Numéro de produit de base LCMXO2-2000
SPQ 60/pièces

Introduction

Réseau prédiffusé programmable sur site, qui est le produit d'un développement ultérieur sur la base de dispositifs programmables tels que PAL, GAL, CPLD, etc.Il apparaît comme un circuit semi-personnalisé dans le domaine des circuits intégrés spécifiques à une application (ASIC), qui non seulement résout les défauts des circuits personnalisés, mais surmonte également les défauts du nombre limité de circuits de porte de dispositif programmables d'origine.

Principe de fonctionnement

Le FPGA adopte un nouveau concept de réseau de cellules logiques LCA (Logic Cell Array), qui comprend trois parties : module logique configurable CLB, module d'entrée de sortie IOB (Input Output Block) et connexion interne (Interconnect).Les fonctionnalités de base des FPGA sont :
1) En utilisant FPGA pour concevoir des circuits ASIC, les utilisateurs n'ont pas besoin de produire des puces pour obtenir une puce appropriée.
2) Le FPGA peut être utilisé comme échantillon pilote d'autres circuits ASIC entièrement personnalisés ou semi-personnalisés.
3) Le FPGA contient une multitude de bascules et de broches d'E/S.
4) Le FPGA est l'un des dispositifs présentant le cycle de conception le plus court, le coût de développement le plus bas et le risque le plus faible dans le circuit ASIC.
5) Le FPGA adopte un processus CHMOS à grande vitesse, une faible consommation d'énergie et peut être compatible avec les niveaux CMOS et TTL.
On peut dire que les puces FPGA sont l'un des meilleurs choix pour les systèmes en petits lots afin d'améliorer l'intégration et la fiabilité du système.

Le FPGA est programmé par un programme stocké dans la RAM sur puce pour définir son état de fonctionnement, la RAM sur puce doit donc être programmée lorsqu'elle fonctionne.Les utilisateurs peuvent utiliser différentes méthodes de programmation selon différents modes de configuration.

Lors de la mise sous tension, la puce FPGA lit les données de l'EPROM dans la RAM de programmation sur puce, et une fois la configuration terminée, le FPGA entre en état de fonctionnement.Une fois l'alimentation coupée, le FPGA revient aux feuilles blanches et la relation logique interne disparaît, de sorte que le FPGA peut être utilisé à plusieurs reprises.La programmation FPGA ne nécessite pas de programmeur FPGA dédié, seulement un programmeur EPROM et PROM à usage général.Lorsque vous devez modifier la fonction FPGA, changez simplement l'EPROM.De cette façon, le même FPGA, avec des données de programmation différentes, peut produire différentes fonctions de circuit.L’utilisation des FPGA est donc très flexible.

Modes de configuration

Le FPGA dispose d'une variété de modes de configuration : le mode principal parallèle est un FPGA plus une EPROM ;Le mode maître-esclave peut prendre en charge la programmation d'une seule pièce PROM sur plusieurs FPGA ;Le mode série peut être programmé avec la PROM série FPGA ;Le mode périphérique permet d'utiliser le FPGA comme périphérique d'un microprocesseur, programmé par le microprocesseur.

Des problèmes tels que l'obtention d'une fermeture de synchronisation rapide, la réduction de la consommation d'énergie et des coûts, l'optimisation de la gestion de l'horloge et la réduction de la complexité des conceptions de FPGA et de PCB ont toujours été des problèmes clés pour les ingénieurs de conception de systèmes utilisant des FPGA.Aujourd'hui, alors que les FPGA évoluent vers une densité plus élevée, une plus grande capacité, une consommation d'énergie plus faible et une plus grande intégration IP, les ingénieurs concepteurs de systèmes bénéficient de ces performances supérieures tout en étant confrontés à de nouveaux défis de conception en raison des niveaux de performances et de capacités sans précédent des FPGA.


  • Précédent:
  • Suivant:

  • Écrivez votre message ici et envoyez-le-nous