Sérialiseur LVDS 2975 Mbps automobile 40 broches WQFN EP T/R DS90UB927QSQX/NOPB
Attributs du produit
TAPER | DESCRIPTION |
Catégorie | Circuits intégrés (CI) |
Fabricant | Texas Instruments |
Série | Automobile, AEC-Q100 |
Emballer | Bande et bobine (TR) Bande coupée (CT) Digi-Reel® |
SPQ | 2500T&R |
État du produit | Actif |
Fonction | Sérialiseur |
Débit de données | 2,975 Gbit/s |
SaisirTaper | Liaison FPD, LVDS |
Le type de sortie | FPD-Link III, LVDS |
Nombre de sorties | 13 |
Nombre de sorties | 1 |
Tension - Alimentation | 3V ~ 3,6V |
Température de fonctionnement | -40°C ~ 105°C (TA) |
Type de montage | Montage en surface |
Colis/Caisse | Tampon exposé 40-WFQFN |
Package d'appareil du fournisseur | 40-WQFN (6x6) |
Numéro de produit de base | DS90UB927 |
1.
En analysant la forme d'onde i2c de l'esclave, vous découvrirez également un phénomène très intéressant : lors de la lecture des données du registre, l'esclave émettra d'abord sa forme d'onde pour la pré-lecture, par exemple, pour lire les données de l'adresse enregistrée 0x00, vous verrez sur la forme d'onde après que le maître a émis l'adresse de registre d'écriture 0x00, puis émettra l'adresse de l'esclave pour la lecture (R/W = (R/W = 1), un esclave émettra 8 formes d'onde SCL pour la pré-lecture immédiatement après que la forme d'onde soit émis, et ces 8 horloges ne correspondent pas du côté maître, le maître sera émis plus tard, donc l'esclave équivaut à émettre en premier.
La conception de cet endroit est très astucieuse car le protocole i2c stipule que l'étirement i2c ne peut se produire que dans le neuvième bit, c'est-à-dire le bit ACK.la forme d'onde n'est pas autorisée à être extraite et aucune donnée n'est reçue de l'esclave à ce stade, il y a donc un problème.
L'approche de TI est que, puisqu'il y a une action d'écriture devant, suivie d'une adresse d'esclave de lecture envoyée immédiatement après, il est clair que l'adresse enregistrée à lire est celle écrite devant, donc le maître enverra une adresse d'esclave de lecture. dans l'ACK 9 bits, tirez tout en envoyant huit SCL pour la lecture et l'écriture du registre, puis relâchez le SCL, le maître détecte la libération du SCL après Le maître détecte que le SCL est libéré et retransmet l'horloge des données lues, auquel cas les données sont renvoyées au CPU.
2.
Termes ou terminologies courants du LVDS
1) Paire différentielle : fait référence à la transmission du signal LVDS utilisant deux pilotes de sortie pour piloter deux lignes de transmission, l'une transportant le signal et l'autre transportant son signal complémentaire.Le signal requis est la différence de tension entre les deux lignes de transmission, qui transportent les informations du signal à transmettre.
2) Paire de signaux : fait référence au circuit d'interface LVDS où la sortie de chaque canal de transmission de données ou canal de transmission d'horloge est composée de deux signaux (sorties positives et négatives).
3) Source : un appareil qui génère une collection de textes, de graphiques, d'images, de données audio et vidéo.
4) Récepteur (Sink) : l'appareil qui traite et affiche les données.
5) FPD-LINK : Flat Panel Display Link, une spécification d'interface vidéo numérique à haut débit basée sur la norme LVDS créée par National Semiconductor en 1996 (acquise par Texas Instruments TI en 2011) pour prendre en charge le transfert de données du contrôleur graphique vers l'écran LCD. panneau.
6) GMSL : Gigabit Multimedia Serial Link, le format de protocole de transmission de signal LVDS développé par Maxim sur la base de la norme LVDS.
7) Canal aller : canal de transmission de données à grande vitesse du sérialiseur au désérialiseur.
8) Canal arrière : également appelé canal inverse, fait référence au canal de transmission de données à faible vitesse du désérialiseur au sérialiseur.