5CEFA5F23I7N Réseau prédiffusé programmable sur site (FPGA) Cyclone® VE IC 240 5001216 77000 484-BGA
Attributs du produit
TAPER | ILLUSTRER |
catégorie | Réseaux de portes programmables sur site (FPGA) |
fabricant | Intel |
série | Cyclone® VE |
envelopper | plateau |
État du produit | Actif |
DigiKey est programmable | non vérifié |
Numéro LAB/CLB | 29080 |
Nombre d'éléments/unités logiques | 77000 |
Nombre total de bits de RAM | 5001216 |
E/S | 240 |
Tension - Alimentation | 1,07 V ~ 1,13 V |
Type d'installation | Type d'adhésif de surface |
Température de fonctionnement | -40 °C ~ 100 °C (JT) |
Forfait/Logement | 484-BGA |
Encapsulation des composants du fournisseur | 484-FBGA (23x23) |
Numéro de référence du produit | 5CEFA5 |
Présentation du produit
Les dispositifs Cyclone® V sont conçus pour répondre simultanément aux exigences croissantes en matière de consommation d'énergie, de coût et de délai de mise sur le marché ;et les besoins croissants en bande passante pour les applications à volume élevé et sensibles aux coûts.Améliorés par des émetteurs-récepteurs intégrés et des contrôleurs de mémoire dure, les appareils Cyclone V conviennent aux applications des marchés industriels, sans fil et filaires, militaires et automobiles.
caractéristiques du produit
Technologie
- Technologie de processus basse consommation 28 nm (28LP) de TSMC
- Tension de noyau de 1,1 V
Emballage
- Boîtiers Wirebond à faible teneur en halogène
- Plusieurs densités d'appareils avec des empreintes de packages compatibles pour une migration transparente entre différentes densités d'appareils
- Options conformes à RoHS et au plomb
Tissu FPGA hautes performances
- ALM amélioré à 8 entrées avec quatre registres
Blocs de mémoire interne
- M10K : blocs de mémoire de 10 kilobits (Ko) avec code de correction d'erreur logiciel (ECC)
- Bloc de matrice logique de mémoire (MLAB) : LUTRAM distribué 640 bits dans lequel vous pouvez utiliser jusqu'à 25 % des ALM comme mémoire MLAB
Blocs IP durs intégrés
- Prise en charge native de jusqu'à trois niveaux de précision de traitement du signal (trois multiplicateurs 9 x 9, deux 18 x 18 ou un multiplicateur 27 x 27) dans le même bloc DSP à précision variable
- Accumulateur 64 bits et cascade
- Mémoire de coefficients interne intégrée
- Préadder/soustracteur pour une efficacité améliorée
- DDR3, DDR2 et LPDDR2 avec prise en charge ECC 16 et 32 bits
- IP matérielle PCI Express* (PCIe*) Gen2 et Gen1 (x1, x2 ou x4) avec prise en charge multifonction, point de terminaison et port racine
Configuration
- protection contre les ampères : protection complète de la conception pour protéger vos précieux investissements en matière de propriété intellectuelle
- Fonctionnalités de sécurité de conception AES (Advanced Encryption Standard) améliorées
- CVP
- Reconfiguration dynamique du FPGA
- Options de configuration série active (AS) x1 et x4, série passive (PS), JTAG et parallèle passif rapide (FPP) x8 et x16
- Lavage interne (2)
- Reconfiguration partielle (3)
Écrivez votre message ici et envoyez-le-nous